Software de design intel Quartus Prime

INTRODUÇÃO
O software Intel® Quartus® Prime é revolucionário em desempenho e produtividade para projetos de FPGA, CPLD e SoC, fornecendo um caminho rápido para converter seu conceito em realidade. O software Intel Quartus Prime também oferece suporte a muitas ferramentas de terceiros para síntese, análise de tempo estático, simulação em nível de placa, análise de integridade de sinal e verificação formal.
| INTEL QUARTO MELHOR PROJETO PROGRAMAS | DISPONIBILIDADE | ||||
| PRÓ EDIÇÃO
($) |
PADRÃO EDIÇÃO
($) |
LEVE EDIÇÃO
(LIVRE) |
|||
| Suporte a dispositivos | Série Intel® Agilex™ | P | |||
| Série Intel® Stratix® | IV,V | P | |||
| 10 | P | ||||
| Série Intel® Arria® | II | P1 | |||
| II, V | P | ||||
| 10 | P | P | |||
| Série Intel® Cyclone® | IV,V | P | P | ||
| 10 LP | P | P | |||
| 10 GX | P2 | ||||
| Série Intel® MAX® | II, V, 10 | P | P | ||
| Fluxo de projeto | Reconfiguração parcial | P | P3 | ||
| Design baseado em blocos | P | ||||
| Otimização incremental | P | ||||
| Projeto Entrada/Planejamento | Conjunto Base IP |
P |
P |
Disponível para compra | |
| Compilador Intel® HLS | P | P | P | ||
| Designer de plataforma (padrão) | P | P | |||
| Designer de plataforma (Pro) | P | ||||
| Planejador de partição de design | P | P | |||
| Planejador de fichas | P | P | P | ||
| Planejador de interface | P | ||||
| Regiões de bloqueio lógico | P | P | |||
| VHDL | P | P | P | ||
| Verilog | P | P | P | ||
| SistemaVerilog | P | P4 | P4 | ||
| VHDL-2008 | P | P4 | |||
| Simulação Funcional | Software Questa*-Intel® FPGA Starter Edition | P | P | P | |
| Software Questa*-Intel® FPGA Edition | P5 | P5 | P 65 | ||
| Compilação
(Síntese & Local e Rota) |
Montador (local e rota) | P | P | P | |
| Colocação antecipada | P | ||||
| Registrar reprogramação | P | P | |||
| síntese fractal | P | ||||
| Suporte multiprocessador | P | P | |||
| Verificação de tempo e energia | Analisador de tempo | P | P | P | |
| Explorador do Espaço de Design II | P | P | P | ||
| Analisador de potência | P | P | P | ||
| Calculadora de Potência e Térmica | P6 | ||||
| Depuração no sistema | Analisador de lógica de toque de sinal | P | P | P | |
| Kit de ferramentas do transceptor | P | P | |||
| Analisador de link avançado Intel | P | P | |||
| Suporte ao sistema operacional (SO) | Suporte para Windows/Linux 64 bits | P | P | P | |
| Preço | Comprar Fixo – $ 3,995
Flutuar – $ 4,995 |
Comprar Fixo – $ 2,995
Flutuar – $ 3,995 |
Livre | ||
| Download | Baixe agora | Baixe agora | Baixe agora | ||
Notas
- O único Arria II FPGA suportado é o dispositivo EP2AGX45.
- O suporte ao dispositivo Intel Cyclone 10 GX está disponível gratuitamente no software Pro Edition.
- Disponível apenas para dispositivos Cyclone V e Stratix V e requer uma licença de reconfiguração parcial.
- Suporte de idioma limitado.
- Requer uma licença adicional.
- Integrado no Software Intel Quartus Prime e disponível como uma ferramenta autônoma. Suporta apenas dispositivos Intel Agilex e Intel Stratix 10.
FERRAMENTAS DE DESENVOLVIMENTO ADICIONAIS
| Intel® FPGA SDK para OpenCLTM | •Não são necessárias licenças adicionais. •Suportado com o Software Intel Quartus Prime Pro/Standard Edition. • A instalação do software file inclui o software Intel Quartus Prime Pro/Standard Edition e o software OpenCL. |
| Compilador Intel HLS | • Nenhuma licença adicional necessária. • Agora disponível como um download separado. • Compatível com o Software Intel Quartus Prime Pro Edition. |
| Construtor de DSP para Intel® FPGAs | • Licenças adicionais são necessárias. • O DSP Builder para Intel FPGAs (somente Advanced Blockset) é compatível com o software Intel Quartus Prime Pro Edition para dispositivos Intel Agilex, Intel Stratix 10, Intel Arria 10 e Intel Cyclone 10 GX. |
|
Suíte de design integrado Nios® II |
•Não são necessárias licenças adicionais. • Compatível com todas as edições do Software Intel Quartus Prime. •Inclui bibliotecas e ferramentas de desenvolvimento de software Nios II. |
| Suíte de desenvolvimento embarcado Intel® SoC FPGA (SoC EDS) | • Requer licenças adicionais para Arm* Development Studio para Intel® SoC FPGA (Arm* DS para Intel® SoC FPGA). • O SoC EDS Standard Edition é compatível com o software Intel Quartus Prime Lite/Standard Edition e o SoC EDS Pro Edition é compatível com o software Intel Quartus Prime Pro Edition. |
OpenCL e o logotipo OpenCL são marcas comerciais da Apple Inc. usadas com permissão da Khronos.
RESUMO DOS RECURSOS DO SOFTWARE INTEL QUARTUS PRIME DESIGN
| Planejador de interface | Permite que você crie rapidamente seu projeto de E/S usando verificações de legalidade em tempo real. |
| Planejador de alfinetes | Facilita o processo de atribuição e gerenciamento de atribuições de pinos para projetos de alta densidade e alta contagem de pinos. |
| Designer de plataforma | Acelera o desenvolvimento do sistema integrando funções e subsistemas IP (coleção de funções IP) usando uma abordagem hierárquica e uma interconexão de alto desempenho baseada em uma arquitetura de rede em um chip. |
| Núcleos IP prontos para uso | Permite que você construa seu design de nível de sistema usando núcleos IP da Intel e de parceiros IP terceirizados da Intel. |
| Síntese | Fornece suporte de idioma expandido para System Verilog e VHDL 2008. |
| Suporte de script | Suporta operação de linha de comando e script Tcl. |
| Otimização incremental | Oferece uma metodologia mais rápida para convergir para a aprovação do projeto. O montador tradicionaltage é dividido em s mais finotages para mais controle sobre o fluxo de design. |
| Reconfiguração parcial | Cria uma região física no FPGA que pode ser reconfigurada para executar diferentes funções. Sintetize, posicione, roteie, feche o tempo e gere fluxos de bits de configuração para as funções implementadas na região. |
| Fluxos de design baseados em blocos | Oferece flexibilidade de reutilização de módulos fechados por tempo ou blocos de design em projetos e equipes. |
| Arquitetura Intel® HyperflexTM FPGA | Fornece maior desempenho de núcleo e eficiência de energia para dispositivos Intel Agilex e Intel Stratix 10. |
| Síntese física | Usa conhecimento de atraso de posicionamento e roteamento de um design para melhorar o desempenho. |
| Explorador do espaço de design (DSE) | Aumenta o desempenho iterando automaticamente por meio de combinações de configurações do software Intel Quartus Prime para encontrar resultados ideais. |
| Ampla investigação cruzada | Fornece suporte para sondagem cruzada entre ferramentas de verificação e fonte de design files. |
| Consultores de otimização | Fornece conselhos específicos de design para melhorar o desempenho, o uso de recursos e o consumo de energia. |
| planejador de fichas | Reduz o tempo de verificação enquanto mantém o fechamento do tempo, permitindo que pequenas alterações pós-colocação e de projeto de roteamento sejam implementadas em minutos. |
| Analisador de tempo | Fornece suporte nativo Synopsys Design Constraint (SDC) e permite que você crie, gerencie e analise restrições de tempo complexas e execute rapidamente uma verificação de tempo avançada. |
| Analisador lógico Signal Tap | Suporta a maioria dos canais, velocidades de clock mais rápidas, maior sampprofundidades de arquivos e recursos de disparo mais avançados disponíveis em um analisador lógico integrado. |
| Console do sistema | Permite que você depure facilmente seu FPGA em tempo real usando transações de leitura e gravação. Ele também permite que você crie rapidamente uma GUI para ajudar a monitorar e enviar dados para o seu FPGA. |
| Analisador de potência | Permite analisar e otimizar o consumo de energia dinâmico e estático com precisão. |
| Assistente de Design | Uma ferramenta de verificação de regras de design que permite chegar ao fechamento do design mais rapidamente, reduzindo o número de iterações necessárias e permitindo iterações mais rápidas com orientação direcionada fornecida pela ferramenta em vários momentostages de compilação. |
| síntese fractal | Permite que o Software Intel Quartus Prime empacote com eficiência operações aritméticas nos recursos lógicos do FPGA, resultando em desempenho significativamente aprimorado. |
| Parceiros EDA | Oferece suporte de software EDA para síntese, simulação funcional e de temporização, análise de temporização estática, simulação em nível de placa, análise de integridade de sinal e verificação formal. Para ver uma lista completa de parceiros, visite |
Etapas de introdução
- Etapa 1: Baixe o software gratuito Intel Quartus Prime Lite Edition em www.intel.com/quartus
- Etapa 2: Oriente-se com o tutorial interativo do Software Intel Quartus Prime Após a instalação, abra o tutorial interativo na tela de boas-vindas.
- Etapa 3: Inscreva-se no treinamento em www.intel.com/fpgatraining
© Intel Corporation. Intel, o logotipo Intel e outras marcas Intel são marcas comerciais da Intel Corporation ou de suas subsidiárias. Outros nomes e marcas podem ser reivindicados como propriedade de terceiros.
Documentos / Recursos
![]() |
Software de design intel Quartus Prime [pdf] Guia do Usuário Software de Design Quartus Prime, Software de Design Prime, Software de Design, Software |





